| Nome, cognome, matricola |
|--------------------------|
|--------------------------|

## Calcolatori Elettronici (12AGA) – esame del 23.6.2014

**Domande a risposta chiusa** (è necessario rispondere correttamente ad almeno 6 domande). Non è possibile consultare alcun tipo di materiale. Tempo: 15 minuti.

| 1 | Si consideri un contatore sincrono in grado di<br>contare in avanti e all'indietro tra 0 e 127:<br>quanti flip flop compaiono nella sua<br>implementazione?                                                                                 |                                                                                                                                                             |   |  |
|---|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|---|--|
| 2 | Si consideri un'unità di controllo                                                                                                                                                                                                          | 6                                                                                                                                                           | Α |  |
|   | microprogrammata basata su una memoria di                                                                                                                                                                                                   | = "                                                                                                                                                         | В |  |
|   | microcodice composta da 650 parole da 58                                                                                                                                                                                                    | 58                                                                                                                                                          | С |  |
|   | bit: qual è il parallelismo del μPC?                                                                                                                                                                                                        | Nessuno dei precedenti                                                                                                                                      | D |  |
| 3 | Si consideri una memoria RAM che utilizza il                                                                                                                                                                                                | Ogni parola ha un bit aggiuntivo per memorizzare il codice di parità                                                                                        | A |  |
|   | codice di parità: quale delle seguenti affermazioni è <u>falsa</u> ?                                                                                                                                                                        | Ogni volta che si legge una parola, se ne ricalcola il bit di parità e lo si confronta con il bit di parità memorizzato                                     | В |  |
|   |                                                                                                                                                                                                                                             | Ogni volta che si scrive una parola, si calcola il bit di parità del valore che si sta scrivendo, e lo si memorizza nell'apposito bit associato alla parola | С |  |
|   |                                                                                                                                                                                                                                             | Se in fase di lettura si rileva una discrepanza tra il codice di parità memorizzato e quello ricalcolato, si procede alla correzione del valore letto       | D |  |
| 4 | Si considerino i processori RISC: quale delle seguenti affermazioni è vera?                                                                                                                                                                 | Tutte le istruzioni possono avere un operando memorizzato in una cella di memoria                                                                           | A |  |
|   | seguenti arierniazioni e vera:                                                                                                                                                                                                              | In assenza di stalli, tutte le istruzioni richiedono un solo colpo di clock per essere eseguite                                                             | В |  |
|   |                                                                                                                                                                                                                                             | Esiste un'unica cache per dati e codice                                                                                                                     | С |  |
|   |                                                                                                                                                                                                                                             | Solo le istruzioni di load e store possono accedere alla memoria                                                                                            | D |  |
| 5 | Si consideri un 8255 programmato in modo                                                                                                                                                                                                    | 1                                                                                                                                                           | Α |  |
|   | 1: a quanti indirizzi sarà associato?                                                                                                                                                                                                       | 2                                                                                                                                                           | В |  |
|   | -                                                                                                                                                                                                                                           | 4                                                                                                                                                           | С |  |
|   |                                                                                                                                                                                                                                             | Dipende se il sistema adotta il metodo isolated IO o memory mapped                                                                                          | D |  |
| 6 | Quanti sono i segnali di ingresso / uscita                                                                                                                                                                                                  | · · · · · · · · · · · · · · · · · · ·                                                                                                                       | A |  |
|   | dell'arbitro del bus in un sistema composto                                                                                                                                                                                                 |                                                                                                                                                             | В |  |
|   | da 6 unità master che usa la tecnica del daisy                                                                                                                                                                                              |                                                                                                                                                             | C |  |
|   | chaining?                                                                                                                                                                                                                                   | 12                                                                                                                                                          | D |  |
| 7 | Quale delle seguenti funzioni è svolta dalla                                                                                                                                                                                                |                                                                                                                                                             | A |  |
| , | Memory Management Unit (MMU)?                                                                                                                                                                                                               | Gestione dei dischi                                                                                                                                         | В |  |
|   | Training management can (mare).                                                                                                                                                                                                             | Trasferimento di blocchi di dati da memoria a periferico (e viceversa)                                                                                      | C |  |
|   |                                                                                                                                                                                                                                             | Conversione degli indirizzi logici in fisici                                                                                                                | D |  |
| 8 | Quale delle seguenti istruzioni assembler è                                                                                                                                                                                                 | MOV AX, TAB[BX][SI]                                                                                                                                         | A |  |
| 0 | corretta dal punto di vista sintattico (ossia è                                                                                                                                                                                             |                                                                                                                                                             |   |  |
|   | correttamente processata dall'assemblatore)?                                                                                                                                                                                                | ADD BX, [BX*2]                                                                                                                                              | В |  |
|   |                                                                                                                                                                                                                                             | SUB [SI], [DI]                                                                                                                                              | С |  |
|   |                                                                                                                                                                                                                                             | MUL AX, DX                                                                                                                                                  | D |  |
| 9 | Si supponga di aver memorizzato due numeri interi con segno in due variabili UNO e DUE (ciascuna su 32 bit). Si scriva un frammento di codice di 4 istruzioni in grado di sommare i due numeri e scrivere il risultato nella variabile DUE. |                                                                                                                                                             |   |  |

## **Risposte corrette**

| 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 |
|---|---|---|---|---|---|---|---|---|
| 7 | b | d | d | c | a | d | a |   |

## Domanda 9

 $\begin{array}{lll} MOV & AX, \ word \ ptr \ UNO \\ ADD & word \ ptr \ DUE, \ AX \\ MOV & AX, \ word \ ptr \ UNO + 2 \\ ADC & word \ ptr \ DUE + 2, \ AX \end{array}$ 

|    | Domande a risposta aperta (sino a 5 punti per ogni domanda) – Non è possibile consultare alcun materiale - Tempo: 40 minuti.                                                                                                                                                                                                                                                         |
|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 10 | Si progetti una memoria composta da 1Mparole da 16 bit ciascuna utilizzando moduli composti ciascuno da 128Kparole da un byte ciascuna.                                                                                                                                                                                                                                              |
| 11 | Si consideri un sistema avente un Address bus da 16 bit e una cache direct mapped composta da 8 linee da 64 byte ciascuna. Si assuma che inizialmente la cache contenga i blocchi 512, 513, 514, 515, 516, 517, 518, 519. Successivamente, il processore esegue una sequenza di 6 accessi in memoria, emettendo i seguenti indirizzi  1. 0000 1000 0000 0100  2. 1000 0000 0100 0100 |
|    | 3. 0100 0001 1100 0100 4. 0100 0001 1100 0100 5. 0100 0001 1000 0100 6. 0000 0000 1000 0100 Si determini per ogni accesso se esso causa un hit o miss, nonché il contenuto finale della cache (ossia quale blocco è contenuto in ciascuna linea al termine della sequenza).                                                                                                          |
|    |                                                                                                                                                                                                                                                                                                                                                                                      |
|    |                                                                                                                                                                                                                                                                                                                                                                                      |

| 12 | Si descriva l'architettura e il funzionamento di un DMA Controller (precisandone le connessioni con il resto del sistema) e si                                                                                                                    |
|----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    | illustrino i vantaggi che il suo uso offre.                                                                                                                                                                                                       |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
|    |                                                                                                                                                                                                                                                   |
| 10 |                                                                                                                                                                                                                                                   |
| 13 | Si descrivano le operazioni eseguite da un sistema a processore dal momento in cui una periferica (connessa all'Interrupt                                                                                                                         |
|    | l Controllar) cantana una richiacta di interrunt, cino al momento in qui il processore accausa la prima istruzione della relativa                                                                                                                 |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |
|    | Controller) scatena una richiesta di interrupt, sino al momento in cui il processore esegue la prima istruzione della relativa procedura di servizio dell'interrupt. Si assuma che il sistema utilizzi il meccanismo dell'interrupt vettorizzato. |

Nome, cognome, matricola

## Esercizio di programmazione

sino a 12 punti – è possibile consultare qualunque materiale cartaceo - tempo: 60 minuti

Si scriva una **procedura sostituisci** in grado di espandere una stringa precedentemente inizializzata sostituendo tutte le occorrenze del carattere '%' con un'altra stringa data. Siano date quindi le seguenti tre stringhe in memoria:

- str\_orig, corrispondente al testo compresso da espandere
- str\_sost, contenente la il testo da sostituire in str\_orig al posto di '%'
- str\_new, che conterrà la stringa espansa (si supponga che abbia dimensione sufficiente a contenerla).

Di seguito un esempio di funzionamento:

```
str_orig db "% nella citta' dolente, % nell'eterno dolore, % tra la perduta gente"
str_sost db "per me si va"
str_new sarà quindi
"per me si va nella citta' dolente, per me si va nell'eterno dolore, per me si va tra la
perduta gente"
```

La procedura lavora sulle stringhe come *variabili globali*, riceve mediante *stack* la lunghezza di str\_orig e di str\_sost, e restituisce, sempre mediante *stack*, la lunghezza della nuova stringa. Di seguito un esempio di programma chiamante:

```
[...]
PUSH 68 ; lunghezza str_orig
PUSH 12 ; lunghezza str_sost
PUSH AX ; lunghezza stringa finale
call sostituisci
POP lung_new
ADD SP, 4
[...]
```